論文誌
1. Y. He, Y. Wada, W. Luo, R. Sakamoto, G. Pan, T. Cao, and M. Kondo, :Efficient and Precise Profiling, Modeling and Management on Power and Performance for Power Constrained HPC Systems, IEICE Transactions on Electronics, Vol.E104-C, No.6, pp.xxx-xxx, Jun 2021 (In Press)
2. A. Koshiba, R. Sakamoto, M. Sato, K. Usami, H. Amano, M. Kondo, H. Nakamura, and M. Namiki: An Operating System Guided Fine-Grained Power Gating Control Based on Runtime Characteristics of Applications, IEICE TRANSACTIONS on Electronics, Vol.E99-C, No.8, pp.926-935, 2016.
3. A. Koshiba, M. Wada, R. Sakamoto, M. Sato, T. Kosaka, K. Usami, H. Amano, M. Kondo, H. Nakamura, and M. Namiki: A Fine-grained Power Gating Control on Linux Monitoring Power Consumption of Processor Functional Units, IEICE TRANSACTIONS on Electronics, Vol.E98-C, No.7, pp.559-568(2015-07-01).
4. 坂本 龍一, 佐藤 未来子, 並木 美太郎: マルチコアアクセラレータのパイプライン並列処理のためのOpenCL実行環境, 電子情報通信学会論文誌 D, Vol.J98-D, No.11, pp.1377-1389 (2015-11).
5. 坂本 龍一, 仁科 圭介, 佐藤 未来子, 並木 美太郎: SSDをディスクキャッシュとして利用するディスクシステムの省電力化手法, 情報処理学会論文誌, Vol.55, No.4, pp.1389-1403, ISSN:1882-7764 (2014-04-15).
査読付き国際会議
1. Y. Suzuki, R. Sakamoto, and H. Nakamura, :Dynamic Power Management for 5G Small Cell Base Station:, 13th International Conference on Communication Systems & Networks (COMSNETS 2021), Jan. 2021.
2. R. Sakamoto, M. Kondo, K. Fujita, T. Ichimura, and K. Nakajima: The Effectiveness of Low-Precision Floating Arithmetic on Numerical Codes: A Case Study on Power Consumption, Proceedings - International Conference on High Performance Computing in Asia Pacific Region, Jan 2020
3. S. Terashima, T. Kojima, H. Okuhara, K. Musha, H. Amano, R. Sakamoto, M. Kondo and M. Namiki: A Preliminary Evaluation of Buiding Block Computing Systems, Proceedings - 13th International Symposium on Embedded Multicore/Many-core Systems-on-Chip, Oct 2019.
4. R. Sakamoto, T. Patki, T. Cao, M. Kondo, K. Inoue, M. Ueda, D. Ellsworth, B. Rountree and M. Schulz: Analyzing Resource Trade-offs in Hardware Overprovisioned Supercomputers, IEEE 32nd International Parallel & Distributed Processing Symposium (IPDPS 2018), May 2018.
5. R. Sakamoto, T. Cao, M. Kondo, K. Inoue, M. Ueda, T. Patki, D. Ellsworth, B. Rountree and M. Schulz: Production Hardware Overprovisioning: Real-World Performance Optimization Using an Extensible Power-Aware Resource Management Framework. IEEE 31st International Parallel & Distributed Processing Symposium (IPDPS 2017), June 2017.
6. R. Sakamoto, R. Takata, J. Ishii, M. Kondo, H. Nakamura, T. Ohkubo, T. Kojima and H. Amano: Scalable deep neural network accelerator cores with cubic integration using through chip interface. 14th International SoC Design Conference (ISOCC 2017), Nov. 2017.
7. R. Sakamoto, R. Takata, J. Ishii, M. Kondo, H. Nakamura, T. Ohkubo, T. Kojima and H. Amano: The Design and Implementation of Scalable Deep Neural Network Accelerator Cores. IEEE 11th International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC 2017), Sep. 2017.
8. M. Kondo, H. Kobyashi, R. Sakamoto, M. Wada, J. Tsukamoto, M. Namiki, W. Wang, H. Amano, K. Matsunaga, M. Kudo, K. Usami, T. Komoda and H. Nakamura : Design and Evaluation of Fine-Grained Power-Gating for Embedded Microprocessors, Design, Automation and Test in Europe Conference and Exhibition (DATE 2014), pp.1-6, March 2014.
9. K. Usami, M. Kudo, K. Matsunaga, T. Kosaka, Y. Tsurui, W. Wang, H. Amano, H. Kobayashi, R. Sakamoto, M. Namiki, M. Kondo and H. Nakamura : Design and Control Methodology for Fine Grain Power Gating based on Energy Characterization and Code Profiling of Microprocessors, 19th Asia and South Pacific Design Automation Conference (ASP-DAC 2014). pp.843-848, Jan 2014.
10. R. Sakamoto, M. Sato, Y. Koizumi, H. Amano, M. Namiki : An OpenCL Runtime Library for Embedded Multi-Core Accelerator, IEEE 18th International Conference on Embedded and Real-Time Computing Systems and Applications (RTCSA 2012), pp.419-422, Aug. 19-22, 2012, Seoul, South Korea.
査読なし国際会議
1. A. Koshiba, M. Wada, R. Sakamoto, M. Sato, T. Kosaka, K. Usami, H. Amano, M. Kondo, H. Nakamura and M. Namiki:A Fine-grained Power Gating Control using Leakage Monitor by Linux Process Scheduler, IEEE Symposium on Low-Power and High-Speed Chips(CoolChips) XVII, Poster, April 15, 2014.
2. N. Miura, Y. Koizumi, E. Sasaki, Y. Take, H. Matsutani, T. Kuroda, H. Amano, R. Sakamoto, M. Namiki, K. Usami, M. Kondo and H. Nakamura: A Scalable 3D Heterogeneous Multi-Core Processor with Inductive-Coupling ThruChip Interface, IEEE Symposium on Low-Power and High-Speed Chips(CoolChips XVI), pp.1-3, April 2013.
3. M. Wada, J. Tsukamoto, H. Kobayashi, A. Takahashi, R. Sakamoto, M. Sato, M. Kondo, H. Amano, H. Nakamura, and M. Namiki : Dalvik VM JIT Compiler for Fine-Grained Power Gating Control, IEEE Symposium on Low-Power and High-Speed Chips(CoolChips) XVI, Poster, April 18, 2013.
4. J. Tsukamoto, M. Wada, Y. Shimada, R. Sakamoto, M. Sato, M. Kondo, K. Usami, H. Amano, H. Nakamura, and M. Namiki : A Basic Study on Leakage Power Reduction for FPU by Fine-grained Power Gating Control, IEEE Symposium on Low-Power and High-Speed Chips(CoolChips) XVI, Poster, April 18, 2013.
5. Y. Koizumi, H. Amano, H. Matsutani, N. Miura, T. Kuroda, R. Sakamoto, M. Namiki, K. Usami, M. Kondo, H. Nakamura: Dynamic power control with a heterogeneous multi-core system using a 3-D wireless inductive coupling interconnect, FPT 2012, pp.293-296, December 10-12, 2012, Seoul, South Korea.
6. Y. Koizumi, E. Sasaki, H. Amano, H. Matsutani, Y. Take, T. Kuroda, R. Sakamoto, M. Namiki, K. Usami, M. Kondo, H. Nakamura: CMA-Cube: A scalable reconfigurable accelerator with 3-D wireless inductive coupling interconnect, FPL 2012, pp.543-546, August 29-31, 2012, Oslo, Norway.
7. M. Sato, G. Fukazawa, K. Nagamine, R. Sakamoto, M. Namiki, K. Yoshinaga, Y. Tsujita, A. Hori, and Y. Ishikawa: A Design of Hybrid Operating System for a Parallel Computer with Multi-Core and Many-Core Processors, In Proceedings of the 2nd International Workshop on Runtime and Operating Systems for Supercomputers (ROSS '12), Article 9, June 29, 2012. Venice, Italy.
8. Y. Shimada, H. Kobayashi, A. Takahashi, R. Sakamoto, M. Sato, M. Kondo, H. Amano, H. Nakamura, and M. Namiki : A Fine-Grained Power Gating Control for a Real Time Operating System, IEEE Symposium on Low-Power and High-Speed Chips(CoolChips) XV, Poster, April 18-20, 2012. Yokohama, Japan.
査読付き国内シンポジウム
1. Kentaro Fukamizu, Ryuichi Sakamoto, and Masaaki Kondo: Generation of High Resolution 3D Models from Natural Language by Generative Adversarial Network, 第22 回画像の認識・理解シンポジウム(MIRU2019), 2019年8月.
2. 高橋 昭宏,小林 弘明,坂本 龍一,並木 美太郎,佐藤 未来子,中村 宏,天野 英晴,宇佐美 公良,近藤 正章,佐々木 広:FPGAによる省電力計算機の開発評価環境の試作, 先進的計算基盤システムシンポジウム(SACSIS 2011)ポスターセッション No.60, pp.269-270 (2011.05.26).
査読無しシンポジウム・研究会・全国大会等
1. 中島 研吾, 坂本 龍一, 星野 哲也, 有間 英志, 塙 敏博, 近藤 正章 : 低精度演算とアプリケーション性能, 研究報告ハイパフォーマンスコンピューティング(HPC), 2020-HPC-174(5), 1-9 (2020-05-06)
2. 横山 遼, 坂本 龍一, 中村 宏 : 通信経路を考慮したマイクロサービスの高速化検討, 研究報告システムソフトウェアとオペレーティング・システム(OS), 2020-OS-148(9), 1-9 (2020-02-20)
3. 市川 遼, 坂本 龍一, 中村 宏, 並木 美太郎 : ハイパーバイザーとNVMを用いたメモリトレイサーの検討, 研究報告システムソフトウェアとオペレーティング・システム(OS), 2020-OS-148(3), 1-7 (2020-02-20)
4. 江崎 ゆり子, 坂本 龍一, 近藤 正章 : 経路探索処理向け専用ハードウェアの検討, 研究報告システム・アーキテクチャ(ARC), 2020-ARC-240(19), 1-8 (2020-02-20)
5. 湯木 大輝,坂本 龍一,中村 宏, 不揮発主記憶サーバの性能モデルと省電力化の検討、コンピュータシステム・シンポジウム(ComSys2019), 2019, 46-53 (2019-12)
6. 戸村 遼平, 小島 拓也, 天野 英晴, 坂本 龍一, 近藤 正章 : CNNアクセラレータSNACCの実チップ評価, 研究報告システム・アーキテクチャ(ARC), 2019-ARC-238(14), 1-6 (2019-11-06)
7. 胡 思已, 坂本 龍一, 近藤 正章 : エッジセントリックなグラフ構造向けのキャッシュ性能改善手法の検討, 研究報告システム・アーキテクチャ(ARC), 2019-ARC-237(20), 1-7 (2019-07-17)
8. 天野 英晴, 茅島 秀人, 小島 拓也, 坂本 龍一, 近藤 正章, 並木 美太郎 : ビルディングブロック型積層システムの性能評価, 研究報告システム・アーキテクチャ(ARC), 2019-ARC-237(1), 1-6 (2019-07-17)
9. 西田 智哉, 坂本 龍一,松谷 宏紀,近藤 正章 : 逐次学習アルゴリズムOS-ELM を用いた異常行動検知手法の検討と評価, The 3rd Cross-Disciplinary Workshop on Computing Systems, Infrastructures, and Programming (xSIG2019), 2019 年5月.
10. 濱崎 龍馬,坂本 龍一,近藤 正章:組合せ最適化問題向けアクセラレータを用いたHPCシステムのジョブスケジューリング手法の検討、研究報告ハイパフォーマンスコンピューティング(HPC),2019-HPC-168(12),1-9 (2019-02-26) .
11. 坂本 龍一, 近藤 正章, 藤田 航平, 市村 強, 中島 研吾:HPCアプリケーションにおける低精度演算の積極的利用による電力効率改善の検討、研究報告ハイパフォーマンスコンピューティング(HPC),2018-HPC-167(19),1-6 (2018-12-10).
12. 胡 思已, 坂本 龍一, 近藤 正章, 中村 宏, 新 善文:Rump kernelの通信性能の評価と改善手法の検討、研究報告システムソフトウェアとオペレーティング・システム(OS),2018-OS-144(5),1-7 (2018-07-23).
13. 坂本 龍一, 高田 遼, 石井 潤, 近藤 正章, 中村 宏, 大久保 徹以, 小島 拓也, 天野 英晴:TCIを用いた3次元積層型DNN向けアクセラレータSNACCの設計と評価、第80回全国大会講演論文集,2018(1),17-18 (2018-03-13)
14. 石井 潤, 坂本 龍一, 近藤 正章:DNN向けニューロン毎の量子化ビット幅最適化に関する評価、研究報告システムとLSIの設計技術(SLDM), 2018-SLDM-182(22),1-8 (2018-01-11).
15. 辻丸 勇樹, 坂本 龍一, 近藤 正章, 中村 宏:LPWA通信を利用するIoTプラットフォーム向けの電力効率を考慮したゲートウェイ配置手法の検討、研究報告システム・アーキテクチャ(ARC),2017-ARC-228(7),1-7 (2017-10-31).
16. 小柴 篤史, 坂本 龍一, 並木 美太郎:オンチップアクセラレータを用いたパイプライン並列処理のためのOS支援機構の検討、研究報告システムソフトウェアとオペレーティング・システム(OS),2017-OS-141(21),1-7 (2017-07-19).
17. 石井 潤, 坂本 龍一, 近藤 正章:可変データビット幅を持つDNNとそのアクセラレータアーキテクチャの検討、研究報告システム・アーキテクチャ(ARC),2017-ARC-227(25),1-8 (2017-07-19).
18. 坂本 龍一, カオ タン, 近藤 正章, 井上 弘士, 上田 将嗣, Tapasya Patki, Daniel Ellsworth, Barry Rountree, Martin Schulz:オーバープロビジョニング環境での大規模HPCシステムの電力と性能評価、研究報告ハイパフォーマンスコンピューティング(HPC),2017-HPC-160(1),1-9 (2017-07-19).
19. 大久保 徹以, 小島 拓也, 天野 英晴, 高田 遼, 石井 潤, 坂本 龍一, 近藤 正章, 中村 宏:無線3次元積層チップを用いたDeep Learningアクセラレータのシステムレベルシミュレーション、第79回全国大会講演論文集,2017(1),133-134 (2017-03-16)
20. 大久保 徹以, 小島 拓也, 天野 英晴, 高田 遼, 石井 潤, 坂本 龍一, 近藤 正章, 中村 宏:無線3次元積層チップを用いたDeep Learningアクセラレータのコンパイラツールチェーン、研究報告組込みシステム(EMB),2017-EMB-44(61),1-6 (2017-03-02).
21. 林 遼, 高田 遼, 坂本 龍一, 近藤 正章, 中村 宏, 児玉 康弘, 新 善文:ニューラルネットワークを用いた省電力IPルックアップ方式の検討、研究報告組込みシステム(EMB),2017-EMB-44(27),1-6 (2017-03-02)
22. 高田 遼, 石井 潤, 坂本 龍一, 近藤 正章, 中村 宏, 大久保 徹以, 小島 拓也, 天野 英晴:スケーラブルなディープラーニング向けアクセラレータチップの設計と評価、研究報告システム・アーキテクチャ(ARC),2016-ARC-223(1),1-6 (2016-11-21).
23. 林 遼, 森下 真幸, 高田 遼, 坂本 龍一, 近藤 正章, 中村 宏:ディープラーニング向けアクセラレータアーキテクチャのFPGA実装、研究報告システム・アーキテクチャ(ARC),2016-ARC-222(12),1-2 (2016-09-29)
24. 坂本 龍一, カオ タン, 和 遠, 近藤 正章, 深沢 圭一郎, 上田 将嗣, 稲富 雄一, 井上 弘士:電力制約を考慮した資源管理ツールによるHPCシステムの電力性能解析、研究報告ハイパフォーマンスコンピューティング(HPC),2016-HPC-155(20),1-8 (2016-08-01).
25. 石川 雄介,小柴 篤史,坂本 龍一,和田 康孝,三輪 忍,近藤 正章,並木 美太郎,本多 弘樹 : 演算器におけるオペランド値を考慮したパワーゲーティングに関する初期検討,第217回ARC研究会, Vol.2015-ARC-217, No.14, pp.1-2 (2015-10-01).
26. 坂本 龍一,カオ タン,和 遠,近藤 正章,深沢 圭一郎,上田 将嗣,稲富 雄一,井上 弘士: 電力制約を考慮した資源管理を行うリソースマネージャの実装と評価, 情報処理学会「研究報告ハイパフォーマンスコンピューティング(HPC)」 第151回研究発表会、Vol.2015-HPC-151, No.1, pp.1-8 (2015-09-23)
27. 坂本 龍一, 小柴 篤史, 佐藤 未来子, 並木 美太郎, 近藤 正章, 中村 宏: FPGAアクセラレーション向けの実行制御の高速化とシステムソフトウェアの検討, 情報処理学会 「システムソフトウェアとオペレーティング・システム」第133回研究発表会, Vol.2015-OS-133, No.3, pp.1-8 (2015-05-19).
28. 小柴 篤史, 和田 基, 坂本 龍一, 佐藤 未来子, 並木 美太郎: Just-In-Timeコンパイラ生成コードに対する分岐命令の挙動解析に基づく細粒度PG制御, 情報処理学会 「システムソフトウェアとオペレーティング・システム」第133回研究発表会, Vol.2015-OS-133, No.7, pp.1-8 (2015-05-19).
29. 坂本 龍一, 佐藤 未来子, 天野 英晴, 黒田 忠広, 宇佐美 公良, 中村 宏, 並木美太郎: 組込み向けアクセラレータ用OpenCLライブラリと実行制御機構の設計, SWoPP新潟2014, 信学技報, vol.114, no.155, CPSY2014-46, pp.215-220 (2014-07-21).
30. 小柴 篤史,塚本 潤, 和田 基, 坂本 龍一, 佐藤 未来子,小坂 翼,宇佐美 公良, 天野 英晴, 近藤 正章, 中村 宏, 並木 美太郎:Linuxスケジューラによるリークモニタを用いた細粒度パワーゲーティング制御手法と実チップにおける評価, 情報処理学会 「システムソフトウェアとオペレーティング・システム」 第129回研究発表会, Vol.2013-OS-129, No.14, pp.1-9 (2014-05-07).
31. 坂本 龍一, 佐藤 未来子,小泉 佑介,近藤 正章,天野 英晴,中村 宏,並木 美太郎: 組込み向けCMAアクセラレータ用OpenCLライブラリとOSの設計, 情報処理学会 第76回全国大会講演論文集, 2K-7 (2014-03-11).
32. 嶋田 裕巳, 坂本 龍一, 塚本 潤, 和田 基, 佐藤 未来子, 並木 美太郎: リアルタイム OS による細粒度パワーゲーティング制御手法の検討, SWoPP北九州2013, 情報処理学会「システムソフトウェアとオペレーティング・システム」第126回研究発表会 (2013-07-31).
33. 塚本 潤,和田 基,嶋田 裕巳,坂本 龍一,佐藤 未来子,近藤 正章,宇佐美 公良,天野 英晴,中村 宏,並木 美太郎: FPUにおける細粒度パワーゲーティング制御手法の基礎的検討,情報処理学会 第197回計算機アーキテクチャ・第125回システムソフトウェアとオペレーティング・システム合同研究発表会, Vol.2013-ARC-205(7), pp.1-8 (2013-04-18).
34. 和田 基,塚本 潤,小林 弘明,高橋 昭宏,坂本 龍一,佐藤 未来子,近藤 正章,天野 英晴,中村 宏,並木美太郎: Dalvik VMによる細粒度PG制御の動的コード生成, 情報処理学会 第197回計算機アーキテクチャ・第125回システムソフトウェアとオペレーティング・システム合同研究発表会, Vol.2013-OS-125(5), pp.1-8 (2013-04-18).
35. 松永 健作,工藤 優,太田 雄也,小西 奈緒,天野 英晴,坂本 龍一,並木 美太郎,宇佐美 公良: オンチップ・リークモニタによるランタイム・パワーゲーティングの制御にむけた損益分岐点の評価, 情報処理学会システムLSI設計技術研究発表会,Vol.2013-SLDM-159, No.12, pp.1-6, 2013-1-9.
36. 深沢 豪,長嶺 精彦,坂本 龍一,佐藤 未来子,吉永 一美,辻田 祐一,堀 敦史,石川 裕,並木 美太郎: マルチコア・メニーコア混在型計算機における軽量OS向けI/Oライブラリの提案, 情報処理学会第122回システムソフトウェアとオペレーティング・システム研究発表会, Vol.2012-OS-122, No.6, pp.1-8, 2012-08-01.
37. 坂本 龍一,望月 秋人,小林 弘明,高橋 昭宏,佐藤 未来子,天野 英晴,中村 宏,並木 美太郎: 組込み向けメニーコアアクセラレータ用OpenCLの設計と組込みOSの実装, 情報処理学会第121回システムソフトウェアとオペレーティング・システム研究発表会・第200回計算機アーキテクチャ研究発表会合同研究会, Vol.2012-OS-121 2012-ARC-200, No.2, pp.1-10, 2012-05-07.
38. 坂本 龍一,佐藤 未来子,天野 英晴,中村 宏,近藤 正章,並木 美太郎: OpenCLを用いたメニーコア・アクセラレータの仮想化手法と評価環境の構築, 情報処理学会 第74回全国大会講演論文集, 4J-2 (2012.03.07).
39. 深沢 豪,長嶺 精彦,坂本 龍一,佐藤 未来子,吉永 一美,辻田 祐一,堀 敦史,石川 裕,並木 美太郎: マルチコア・メニーコア混在型計算機における演算コア側資源管理の代行方式, 情報処理学会第134回ハイパフォーマンスコンピューティング研究発表会, Vol.2012-HPC-134, No.7, pp.1-8, 2012-06-01.
40. 嶋田 裕巳,小林 弘明,高橋 昭宏,坂本 龍一,佐藤 未来子,近藤 正章,天野 英晴,中村 宏,並木 美太郎: リアルタイムOSにおける細粒度パワーゲーティング制御の設計と実装, 情報処理学会第121回システムソフトウェアとオペレーティング・システム研究発表会・第200回計算機アーキテクチャ研究発表会合同研究会, Vol.2012-OS-121 2012-ARC-200, No.16, pp.1-8, 2012-05-08.
41. 仁科 圭介,坂本 龍一,佐藤 未来子,並木 美太郎: SSDをディスクキャッシュとして利用するディスクI/Oの高速・省電力化手法の提案, 情報処理学会第121回システムソフトウェアとオペレーティング・システム研究発表会・第200回計算機アーキテクチャ研究発表会合同研究会, Vol.2012-OS-121 2012-ARC-200, No.5, pp.1-8, 2012-05-07.
42. 嶋田 裕巳, 小林 弘明, 高橋 昭宏, 坂本 龍一, 佐藤 未来子, 近藤 正章, 天野 英晴, 中村 宏, 並木美 太郎,:リアルタイムシステムにおける細粒度パワーゲーティング制御の研究, 情報処理学会 第74回全国大会講演論文集, 3K-5 (2012.03.07).
43. 高橋 昭宏,小林 弘明,坂本 龍一,佐藤 未来子,並木 美太郎: Linuxにおける演算ユニットの電力特性を考慮した細粒度パワーゲーティング制御手法, 情報処理学会「システムソフトウェアとオペレーティング・システム」第120回OS研究報告, Vol.2012-OS-120(4), pp.1-8(2012.02.28).
44. 長嶺 精彦,坂本 龍一,佐藤 未来子,下沢 拓,吉永 一美,辻田 祐一, 堀 敦史,石川 裕,並木 美太郎: メニーコア混在型並列計算機におけるスレッド管理方式, 情報処理学会「ハイパフォーマンスコンピューティング」第132回研究報告, Vol.2011-HPC-132(30), pp.1-8 (2011.11.21).
45. 佐々木 瑛一, 佐々木 大輔, 天野 英晴, 松谷 宏紀, 坂本 龍一, 並木 美太郎:チップ間ワイヤレス接続を利用した三次元積層アーキテクチャの研究, 信学技報, vol. 111, No.163, CPSY2011-10, pp.7-12 (2011.07.29).
46. 中條 拓伯, 坂本 龍一: スケーラブルFPGAシステムにおけるハードウェア・アクセラレーション, 電子情報通信学会技術研究報告. Vol.109, No.395 (RECONF2009-73), pp.119-124 (2010.1)
47. 中條 拓伯, 三好 健文, 船田 悟史, 坂本 龍一: スケーラブルFPGAシステムにおけるハードウェア拡張方式, 電子情報通信学会技術研究報告. Vol.109, No.395 (RECONF2009-73), pp.125-130 (2010.1)
共著者の受賞
1. 鈴木悠太:報処理学会システム・アーキテクチャ研究会, 若手奨励賞, 2020年7月
2. 江崎 ゆり子: 電子情報通信学会コンピュータシステム研究専門委員会,研究会優秀若手発表賞,2020年2月
3. 横山 遼: 情報処理学会システムソフトウェアとオペレーティング・システム研究会,最優秀若手発表賞,2020年2月
受賞
1. 情報処理学会2018年度コンピュータサイエンス領域奨励賞
2. 情報処理学会2014年度研究会推薦博士論文, 坂本 龍一,学位題目「エネルギー予測とハードウェアの効率的な制御に基づく計算機システムの消費電力に関する研究」,システムソフトウェアとオペレーティングシステム研究会推薦博士論文, 情報処理学会誌, Vol.56, No.9, p.909, Sep, 2015.
3. 情報処理学SACSIS2013 優秀ポスター賞: 坂本 龍一, 高橋 昭宏, 小林 弘明, 佐藤 未来子, 天野 英晴, 宇佐美 公良, 黒田 忠広, 近藤 正章, 中村 宏, 三浦 典之, 並木 美太郎: 三次元ワイヤレス積層によるヘテロジニアスマルチコアプロセッサとシステムソフトウェアの実現 (2013-05-15).
4. 情報処理学第197回計算機アーキテクチャ研究会 若手奨励賞: 和田 基,塚本 潤,小林 弘明,高橋 昭宏,坂本 龍一,佐藤 未来子,近藤 正章,天野 英晴,中村 宏,並木美太郎: Dalvik VMによる細粒度PG制御の動的コード生成 (2013-04-18).
5. Best Feature Award (Poster): Y. Shimada, H. Kobayashi, A. Takahashi, R. Sakamoto,
6. M. Sato, M. Kondo, H. Amano, H. Nakamura, and M. Namiki: A Fine-Grained Power Gating Control for a Real Time Operating System, IEEE Symposium on Low-Power and High-Speed Chips(CoolChips) XV, April 18-20, 2012. Yokohama, Japan.
7. 情報処理学SACSIS2011 ポスター賞: 高橋 昭宏,小林 弘明,坂本 龍一,並木 美太郎,佐藤 未来子,中村 宏,天野 英晴,宇佐美 公良,近藤 正章,佐々木 広:FPGAによる省電力計算機の開発評価環境の試作, (2011.05.26).
8. 情報処理学会第74回全国大会 学生奨励賞: 嶋田 裕巳, 小林 弘明, 高橋 昭宏, 坂本 龍一, 佐藤 未来子, 近藤 正章, 天野 英晴, 中村 宏, 並木 美太郎,:リアルタイムシステムにおける細粒度パワーゲーティング制御の研究, (2011.03.07).